summaryrefslogtreecommitdiff
path: root/drivers/misc/fsl_ifc.c
blob: 93f41da0f974fbd6ff8bbef34b150b180ef6f76a (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
// SPDX-License-Identifier: GPL-2.0+
/*
 * Copyright 2010-2011 Freescale Semiconductor, Inc.
 * Author: Dipen Dudhat <dipen.dudhat@freescale.com>
 */

#include <config.h>
#include <fsl_ifc.h>
#include <part.h>

#ifdef CONFIG_TFABOOT
struct ifc_regs ifc_cfg_default_boot[CONFIG_SYS_FSL_IFC_BANK_COUNT] = {
	{
		"cs0",
#if defined(CFG_SYS_CSPR0) && defined(CFG_SYS_CSOR0)
		CFG_SYS_CSPR0,
#ifdef CFG_SYS_CSPR0_EXT
		CFG_SYS_CSPR0_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK0
		CFG_SYS_AMASK0,
#else
		0,
#endif
		CFG_SYS_CSOR0,
		{
			CFG_SYS_CS0_FTIM0,
			CFG_SYS_CS0_FTIM1,
			CFG_SYS_CS0_FTIM2,
			CFG_SYS_CS0_FTIM3,
		},
#ifdef CFG_SYS_CSOR0_EXT
		CFG_SYS_CSOR0_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR0_FINAL
		CFG_SYS_CSPR0_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK0_FINAL
		CFG_SYS_AMASK0_FINAL,
#else
		0,
#endif
#endif
	},

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 2
	{
		"cs1",
#if defined(CFG_SYS_CSPR1) && defined(CFG_SYS_CSOR1)
		CFG_SYS_CSPR1,
#ifdef CFG_SYS_CSPR1_EXT
		CFG_SYS_CSPR1_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK1
		CFG_SYS_AMASK1,
#else
		0,
#endif
		CFG_SYS_CSOR1,
		{
			CFG_SYS_CS1_FTIM0,
			CFG_SYS_CS1_FTIM1,
			CFG_SYS_CS1_FTIM2,
			CFG_SYS_CS1_FTIM3,
		},
#ifdef CFG_SYS_CSOR1_EXT
		CFG_SYS_CSOR1_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR1_FINAL
		CFG_SYS_CSPR1_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK1_FINAL
		CFG_SYS_AMASK1_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 3
	{
		"cs2",
#if defined(CFG_SYS_CSPR2) && defined(CFG_SYS_CSOR2)
		CFG_SYS_CSPR2,
#ifdef CFG_SYS_CSPR2_EXT
		CFG_SYS_CSPR2_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK2
		CFG_SYS_AMASK2,
#else
		0,
#endif
		CFG_SYS_CSOR2,
		{
			CFG_SYS_CS2_FTIM0,
			CFG_SYS_CS2_FTIM1,
			CFG_SYS_CS2_FTIM2,
			CFG_SYS_CS2_FTIM3,
		},
#ifdef CFG_SYS_CSOR2_EXT
		CFG_SYS_CSOR2_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR2_FINAL
		CFG_SYS_CSPR2_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK2_FINAL
		CFG_SYS_AMASK2_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 4
	{
		"cs3",
#if defined(CFG_SYS_CSPR3) && defined(CFG_SYS_CSOR3)
		CFG_SYS_CSPR3,
#ifdef CFG_SYS_CSPR3_EXT
		CFG_SYS_CSPR3_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK3
		CFG_SYS_AMASK3,
#else
		0,
#endif
		CFG_SYS_CSOR3,
		{
			CFG_SYS_CS3_FTIM0,
			CFG_SYS_CS3_FTIM1,
			CFG_SYS_CS3_FTIM2,
			CFG_SYS_CS3_FTIM3,
		},
#ifdef CFG_SYS_CSOR3_EXT
		CFG_SYS_CSOR3_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR3_FINAL
		CFG_SYS_CSPR3_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK3_FINAL
		CFG_SYS_AMASK3_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 5
	{
		"cs4",
#if defined(CFG_SYS_CSPR4) && defined(CFG_SYS_CSOR4)
		CFG_SYS_CSPR4,
#ifdef CFG_SYS_CSPR4_EXT
		CFG_SYS_CSPR4_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK4
		CFG_SYS_AMASK4,
#else
		0,
#endif
		CFG_SYS_CSOR4,
		{
			CFG_SYS_CS4_FTIM0,
			CFG_SYS_CS4_FTIM1,
			CFG_SYS_CS4_FTIM2,
			CFG_SYS_CS4_FTIM3,
		},
#ifdef CFG_SYS_CSOR4_EXT
		CFG_SYS_CSOR4_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR4_FINAL
		CFG_SYS_CSPR4_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK4_FINAL
		CFG_SYS_AMASK4_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 6
	{
		"cs5",
#if defined(CONFIG_SYS_CSPR5) && defined(CONFIG_SYS_CSOR5)
		CONFIG_SYS_CSPR5,
#ifdef CONFIG_SYS_CSPR5_EXT
		CONFIG_SYS_CSPR5_EXT,
#else
		0,
#endif
#ifdef CONFIG_SYS_AMASK5
		CONFIG_SYS_AMASK5,
#else
		0,
#endif
		CONFIG_SYS_CSOR5,
		{
			CONFIG_SYS_CS5_FTIM0,
			CONFIG_SYS_CS5_FTIM1,
			CONFIG_SYS_CS5_FTIM2,
			CONFIG_SYS_CS5_FTIM3,
		},
#ifdef CONFIG_SYS_CSOR5_EXT
		CONFIG_SYS_CSOR5_EXT,
#else
		0,
#endif
#ifdef CONFIG_SYS_CSPR5_FINAL
		CONFIG_SYS_CSPR5_FINAL,
#else
		0,
#endif
#ifdef CONFIG_SYS_AMASK5_FINAL
		CONFIG_SYS_AMASK5_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 7
	{
		"cs6",
#if defined(CFG_SYS_CSPR6) && defined(CFG_SYS_CSOR6)
		CFG_SYS_CSPR6,
#ifdef CFG_SYS_CSPR6_EXT
		CFG_SYS_CSPR6_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK6
		CFG_SYS_AMASK6,
#else
		0,
#endif
		CFG_SYS_CSOR6,
		{
			CFG_SYS_CS6_FTIM0,
			CFG_SYS_CS6_FTIM1,
			CFG_SYS_CS6_FTIM2,
			CFG_SYS_CS6_FTIM3,
		},
#ifdef CFG_SYS_CSOR6_EXT
		CFG_SYS_CSOR6_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_CSPR6_FINAL
		CFG_SYS_CSPR6_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK6_FINAL
		CFG_SYS_AMASK6_FINAL,
#else
		0,
#endif
#endif
	},
#endif

#if CONFIG_SYS_FSL_IFC_BANK_COUNT >= 8
	{
		"cs7",
#if defined(CFG_SYS_CSPR7) && defined(CFG_SYS_CSOR7)
		CFG_SYS_CSPR7,
#ifdef CFG_SYS_CSPR7_EXT
		CFG_SYS_CSPR7_EXT,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK7
		CFG_SYS_AMASK7,
#else
		0,
#endif
		CFG_SYS_CSOR7,
#ifdef CFG_SYS_CSOR7_EXT
		CFG_SYS_CSOR7_EXT,
#else
		0,
#endif
		{
			CFG_SYS_CS7_FTIM0,
			CFG_SYS_CS7_FTIM1,
			CFG_SYS_CS7_FTIM2,
			CFG_SYS_CS7_FTIM3,
		},
#ifdef CFG_SYS_CSPR7_FINAL
		CFG_SYS_CSPR7_FINAL,
#else
		0,
#endif
#ifdef CFG_SYS_AMASK7_FINAL
		CFG_SYS_AMASK7_FINAL,
#else
		0,
#endif
#endif
	},
#endif
};

__weak void ifc_cfg_boot_info(struct ifc_regs_info *regs_info)
{
	regs_info->regs = ifc_cfg_default_boot;
	regs_info->cs_size = CONFIG_SYS_FSL_IFC_BANK_COUNT;
}
#endif

void print_ifc_regs(void)
{
	int i, j;

	printf("IFC Controller Registers\n");
	for (i = 0; i < CONFIG_SYS_FSL_IFC_BANK_COUNT; i++) {
		printf("CSPR%d:0x%08X\tAMASK%d:0x%08X\tCSOR%d:0x%08X\n",
		       i, get_ifc_cspr(i), i, get_ifc_amask(i),
		       i, get_ifc_csor(i));
		for (j = 0; j < 4; j++)
			printf("IFC_FTIM%d:0x%08X\n", j, get_ifc_ftim(i, j));
	}
}

#ifdef CONFIG_TFABOOT
void init_early_memctl_regs(void)
{
	int i, j;
	struct ifc_regs *regs;
	struct ifc_regs_info regs_info = {0};

	ifc_cfg_boot_info(&regs_info);
	regs = regs_info.regs;

	for (i = 0 ; i < regs_info.cs_size; i++) {
		if (regs[i].pr && (regs[i].pr & CSPR_V)) {
			/* skip setting cspr/csor_ext in below condition */
			if (!(IS_ENABLED(CONFIG_A003399_NOR_WORKAROUND) &&
			      i == 0 &&
			      ((regs[0].pr & CSPR_MSEL) == CSPR_MSEL_NOR))) {
				if (regs[i].pr_ext)
					set_ifc_cspr_ext(i, regs[i].pr_ext);
				if (regs[i].or_ext)
					set_ifc_csor_ext(i, regs[i].or_ext);
			}

			for (j = 0; j < ARRAY_SIZE(regs->ftim); j++)
				set_ifc_ftim(i, j, regs[i].ftim[j]);

			set_ifc_csor(i, regs[i].or);
			set_ifc_amask(i, regs[i].amask);
			set_ifc_cspr(i, regs[i].pr);
		}
	}
}

void init_final_memctl_regs(void)
{
	int i;
	struct ifc_regs *regs;
	struct ifc_regs_info regs_info;

	ifc_cfg_boot_info(&regs_info);
	regs = regs_info.regs;

	for (i = 0 ; i < regs_info.cs_size && i < ARRAY_SIZE(regs->ftim); i++) {
		if (!(regs[i].pr_final & CSPR_V))
			continue;
		if (regs[i].pr_final)
			set_ifc_cspr(i, regs[i].pr_final);
		if (regs[i].amask_final)
			set_ifc_amask(i, (i == 1) ? regs[i].amask_final :
								regs[i].amask);
	}
}
#else
void init_early_memctl_regs(void)
{
#if defined(CFG_SYS_CSPR0) && defined(CFG_SYS_CSOR0)
	set_ifc_ftim(IFC_CS0, IFC_FTIM0, CFG_SYS_CS0_FTIM0);
	set_ifc_ftim(IFC_CS0, IFC_FTIM1, CFG_SYS_CS0_FTIM1);
	set_ifc_ftim(IFC_CS0, IFC_FTIM2, CFG_SYS_CS0_FTIM2);
	set_ifc_ftim(IFC_CS0, IFC_FTIM3, CFG_SYS_CS0_FTIM3);

#ifndef CONFIG_A003399_NOR_WORKAROUND
#ifdef CFG_SYS_CSPR0_EXT
	set_ifc_cspr_ext(IFC_CS0, CFG_SYS_CSPR0_EXT);
#endif
#ifdef CFG_SYS_CSOR0_EXT
	set_ifc_csor_ext(IFC_CS0, CFG_SYS_CSOR0_EXT);
#endif
	set_ifc_cspr(IFC_CS0, CFG_SYS_CSPR0);
	set_ifc_amask(IFC_CS0, CFG_SYS_AMASK0);
	set_ifc_csor(IFC_CS0, CFG_SYS_CSOR0);
#endif
#endif

#ifdef CFG_SYS_CSPR1_EXT
	set_ifc_cspr_ext(IFC_CS1, CFG_SYS_CSPR1_EXT);
#endif
#ifdef CFG_SYS_CSOR1_EXT
	set_ifc_csor_ext(IFC_CS1, CFG_SYS_CSOR1_EXT);
#endif
#if defined(CFG_SYS_CSPR1) && defined(CFG_SYS_CSOR1)
	set_ifc_ftim(IFC_CS1, IFC_FTIM0, CFG_SYS_CS1_FTIM0);
	set_ifc_ftim(IFC_CS1, IFC_FTIM1, CFG_SYS_CS1_FTIM1);
	set_ifc_ftim(IFC_CS1, IFC_FTIM2, CFG_SYS_CS1_FTIM2);
	set_ifc_ftim(IFC_CS1, IFC_FTIM3, CFG_SYS_CS1_FTIM3);

	set_ifc_csor(IFC_CS1, CFG_SYS_CSOR1);
	set_ifc_amask(IFC_CS1, CFG_SYS_AMASK1);
	set_ifc_cspr(IFC_CS1, CFG_SYS_CSPR1);
#endif

#ifdef CFG_SYS_CSPR2_EXT
	set_ifc_cspr_ext(IFC_CS2, CFG_SYS_CSPR2_EXT);
#endif
#ifdef CFG_SYS_CSOR2_EXT
	set_ifc_csor_ext(IFC_CS2, CFG_SYS_CSOR2_EXT);
#endif
#if defined(CFG_SYS_CSPR2) && defined(CFG_SYS_CSOR2)
	set_ifc_ftim(IFC_CS2, IFC_FTIM0, CFG_SYS_CS2_FTIM0);
	set_ifc_ftim(IFC_CS2, IFC_FTIM1, CFG_SYS_CS2_FTIM1);
	set_ifc_ftim(IFC_CS2, IFC_FTIM2, CFG_SYS_CS2_FTIM2);
	set_ifc_ftim(IFC_CS2, IFC_FTIM3, CFG_SYS_CS2_FTIM3);

	set_ifc_csor(IFC_CS2, CFG_SYS_CSOR2);
	set_ifc_amask(IFC_CS2, CFG_SYS_AMASK2);
	set_ifc_cspr(IFC_CS2, CFG_SYS_CSPR2);
#endif

#ifdef CFG_SYS_CSPR3_EXT
	set_ifc_cspr_ext(IFC_CS3, CFG_SYS_CSPR3_EXT);
#endif
#ifdef CFG_SYS_CSOR3_EXT
	set_ifc_csor_ext(IFC_CS3, CFG_SYS_CSOR3_EXT);
#endif
#if defined(CFG_SYS_CSPR3) && defined(CFG_SYS_CSOR3)
	set_ifc_ftim(IFC_CS3, IFC_FTIM0, CFG_SYS_CS3_FTIM0);
	set_ifc_ftim(IFC_CS3, IFC_FTIM1, CFG_SYS_CS3_FTIM1);
	set_ifc_ftim(IFC_CS3, IFC_FTIM2, CFG_SYS_CS3_FTIM2);
	set_ifc_ftim(IFC_CS3, IFC_FTIM3, CFG_SYS_CS3_FTIM3);

	set_ifc_cspr(IFC_CS3, CFG_SYS_CSPR3);
	set_ifc_amask(IFC_CS3, CFG_SYS_AMASK3);
	set_ifc_csor(IFC_CS3, CFG_SYS_CSOR3);
#endif

#ifdef CFG_SYS_CSPR4_EXT
	set_ifc_cspr_ext(IFC_CS4, CFG_SYS_CSPR4_EXT);
#endif
#ifdef CFG_SYS_CSOR4_EXT
	set_ifc_csor_ext(IFC_CS4, CFG_SYS_CSOR4_EXT);
#endif
#if defined(CFG_SYS_CSPR4) && defined(CFG_SYS_CSOR4)
	set_ifc_ftim(IFC_CS4, IFC_FTIM0, CFG_SYS_CS4_FTIM0);
	set_ifc_ftim(IFC_CS4, IFC_FTIM1, CFG_SYS_CS4_FTIM1);
	set_ifc_ftim(IFC_CS4, IFC_FTIM2, CFG_SYS_CS4_FTIM2);
	set_ifc_ftim(IFC_CS4, IFC_FTIM3, CFG_SYS_CS4_FTIM3);

	set_ifc_cspr(IFC_CS4, CFG_SYS_CSPR4);
	set_ifc_amask(IFC_CS4, CFG_SYS_AMASK4);
	set_ifc_csor(IFC_CS4, CFG_SYS_CSOR4);
#endif

#ifdef CONFIG_SYS_CSPR5_EXT
	set_ifc_cspr_ext(IFC_CS5, CONFIG_SYS_CSPR5_EXT);
#endif
#ifdef CONFIG_SYS_CSOR5_EXT
	set_ifc_csor_ext(IFC_CS5, CONFIG_SYS_CSOR5_EXT);
#endif
#if defined(CONFIG_SYS_CSPR5) && defined(CONFIG_SYS_CSOR5)
	set_ifc_ftim(IFC_CS5, IFC_FTIM0, CONFIG_SYS_CS5_FTIM0);
	set_ifc_ftim(IFC_CS5, IFC_FTIM1, CONFIG_SYS_CS5_FTIM1);
	set_ifc_ftim(IFC_CS5, IFC_FTIM2, CONFIG_SYS_CS5_FTIM2);
	set_ifc_ftim(IFC_CS5, IFC_FTIM3, CONFIG_SYS_CS5_FTIM3);

	set_ifc_cspr(IFC_CS5, CONFIG_SYS_CSPR5);
	set_ifc_amask(IFC_CS5, CONFIG_SYS_AMASK5);
	set_ifc_csor(IFC_CS5, CONFIG_SYS_CSOR5);
#endif

#ifdef CFG_SYS_CSPR6_EXT
	set_ifc_cspr_ext(IFC_CS6, CFG_SYS_CSPR6_EXT);
#endif
#ifdef CFG_SYS_CSOR6_EXT
	set_ifc_csor_ext(IFC_CS6, CFG_SYS_CSOR6_EXT);
#endif
#if defined(CFG_SYS_CSPR6) && defined(CFG_SYS_CSOR6)
	set_ifc_ftim(IFC_CS6, IFC_FTIM0, CFG_SYS_CS6_FTIM0);
	set_ifc_ftim(IFC_CS6, IFC_FTIM1, CFG_SYS_CS6_FTIM1);
	set_ifc_ftim(IFC_CS6, IFC_FTIM2, CFG_SYS_CS6_FTIM2);
	set_ifc_ftim(IFC_CS6, IFC_FTIM3, CFG_SYS_CS6_FTIM3);

	set_ifc_cspr(IFC_CS6, CFG_SYS_CSPR6);
	set_ifc_amask(IFC_CS6, CFG_SYS_AMASK6);
	set_ifc_csor(IFC_CS6, CFG_SYS_CSOR6);
#endif

#ifdef CFG_SYS_CSPR7_EXT
	set_ifc_cspr_ext(IFC_CS7, CFG_SYS_CSPR7_EXT);
#endif
#ifdef CFG_SYS_CSOR7_EXT
	set_ifc_csor_ext(IFC_CS7, CFG_SYS_CSOR7_EXT);
#endif
#if defined(CFG_SYS_CSPR7) && defined(CFG_SYS_CSOR7)
	set_ifc_ftim(IFC_CS7, IFC_FTIM0, CFG_SYS_CS7_FTIM0);
	set_ifc_ftim(IFC_CS7, IFC_FTIM1, CFG_SYS_CS7_FTIM1);
	set_ifc_ftim(IFC_CS7, IFC_FTIM2, CFG_SYS_CS7_FTIM2);
	set_ifc_ftim(IFC_CS7, IFC_FTIM3, CFG_SYS_CS7_FTIM3);

	set_ifc_cspr(IFC_CS7, CFG_SYS_CSPR7);
	set_ifc_amask(IFC_CS7, CFG_SYS_AMASK7);
	set_ifc_csor(IFC_CS7, CFG_SYS_CSOR7);
#endif
}

void init_final_memctl_regs(void)
{
#ifdef CFG_SYS_CSPR0_FINAL
	set_ifc_cspr(IFC_CS0, CFG_SYS_CSPR0_FINAL);
#endif
#ifdef CFG_SYS_AMASK0_FINAL
	set_ifc_amask(IFC_CS0, CFG_SYS_AMASK0);
#endif
#ifdef CFG_SYS_CSPR1_FINAL
	set_ifc_cspr(IFC_CS1, CFG_SYS_CSPR1_FINAL);
#endif
#ifdef CFG_SYS_AMASK1_FINAL
	set_ifc_amask(IFC_CS1, CFG_SYS_AMASK1_FINAL);
#endif
#ifdef CFG_SYS_CSPR2_FINAL
	set_ifc_cspr(IFC_CS2, CFG_SYS_CSPR2_FINAL);
#endif
#ifdef CFG_SYS_AMASK2_FINAL
	set_ifc_amask(IFC_CS2, CFG_SYS_AMASK2);
#endif
#ifdef CFG_SYS_CSPR3_FINAL
	set_ifc_cspr(IFC_CS3, CFG_SYS_CSPR3_FINAL);
#endif
#ifdef CFG_SYS_AMASK3_FINAL
	set_ifc_amask(IFC_CS3, CFG_SYS_AMASK3);
#endif
}
#endif